NTSC-IR  > 时间用户系统研究室
GPS接收机中采样平均技术的FPGA实现
魏敬法; 胡永辉; 华宇
2004
发表期刊时间频率学报
ISSN1001-1544
期号1页码:16-22
摘要提出了一种采样平均的处理方法 ,将每毫秒 50 0 0点的采样信号变成每毫秒 1 0 2 4点 ,并利用现场可编程门阵列 (FPGA—fieldprogrammablegatearray)实现了这种方法。利用Matlab进行的仿真和ISE(insystememulator)综合结果表明这种方法不会影响信噪比 ,而且简化了接收机的相关处理器 ,节省了FPGA资源 ,降低了接收机成本 ,提高了处理速度 ,加快了设计进程
部门归属时间用户系统研究室
关键词Fpga(现场可编程门阵列) Gps 采样平均
语种中文
文献类型期刊论文
条目标识符http://210.72.145.45/handle/361003/2771
专题时间用户系统研究室
推荐引用方式
GB/T 7714
魏敬法,胡永辉,华宇. GPS接收机中采样平均技术的FPGA实现[J]. 时间频率学报,2004(1):16-22.
APA 魏敬法,胡永辉,&华宇.(2004).GPS接收机中采样平均技术的FPGA实现.时间频率学报(1),16-22.
MLA 魏敬法,et al."GPS接收机中采样平均技术的FPGA实现".时间频率学报 .1(2004):16-22.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
GPS接收机中采样平均技术的FPGA实现(232KB) 限制开放--请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[魏敬法]的文章
[胡永辉]的文章
[华宇]的文章
百度学术
百度学术中相似的文章
[魏敬法]的文章
[胡永辉]的文章
[华宇]的文章
必应学术
必应学术中相似的文章
[魏敬法]的文章
[胡永辉]的文章
[华宇]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。