Knowledge Management System Of National Time Service Center,CAS
基于ARM+FPGA的IRIG-B码产生器的研制 | |
高林; 胡永辉![]() ![]() | |
2012 | |
发表期刊 | 时间频率学报
![]() |
ISSN | 1674-0637 |
卷号 | 35.0期号:004页码:218 |
摘要 | 本设计中采用ARM芯片作为主控芯片,FPGA芯片作为主功能芯片,使用C和Verilog语言编程。通过软件控制生成IRIG-B(DC)码信号,由分频1PPS信号和外部标准1PPS信号锁相同步保证时标信号的同步,在产生DC码后采用基于FPGA内部ROM数字查找表技术实现AC码的数字调制。整体方案设计简单,应用方便。 |
关键词 | IRIG-B码 ARM芯片 现场可编程门阵列(FPGA) 数字调制 |
语种 | 英语 |
文献类型 | 期刊论文 |
条目标识符 | http://210.72.145.45/handle/361003/12425 |
专题 | 中国科学院国家授时中心 |
作者单位 | 中国科学院国家授时中心 |
第一作者单位 | 中国科学院国家授时中心 |
推荐引用方式 GB/T 7714 | 高林,胡永辉,侯雷. 基于ARM+FPGA的IRIG-B码产生器的研制[J]. 时间频率学报,2012,35.0(004):218. |
APA | 高林,胡永辉,&侯雷.(2012).基于ARM+FPGA的IRIG-B码产生器的研制.时间频率学报,35.0(004),218. |
MLA | 高林,et al."基于ARM+FPGA的IRIG-B码产生器的研制".时间频率学报 35.0.004(2012):218. |
条目包含的文件 | 条目无相关文件。 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[高林]的文章 |
[胡永辉]的文章 |
[侯雷]的文章 |
百度学术 |
百度学术中相似的文章 |
[高林]的文章 |
[胡永辉]的文章 |
[侯雷]的文章 |
必应学术 |
必应学术中相似的文章 |
[高林]的文章 |
[胡永辉]的文章 |
[侯雷]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论