NTSC-IR
基于码密度法的FPGA进位链时延标定
蔡东东1; 何在民1; 刘正阳1; 樊战友1; 武文俊1
2019
发表期刊时间频率学报
ISSN1674-0637
卷号42.0期号:003页码:240
摘要现场可编程门阵列(FPGA)内部专用进位链资源可应用于时间数字转换(TDC)的高精度测量。各级专用进位链的延迟时间很小,一般量级为数十皮秒至一百多皮秒。基于FPGA实现TDC精密测量要解决的一个核心问题是如何精确标定各级进位链的延迟时间,码密度法是实现延迟时间标定行之有效的手段之一。基于EP2S60F1020C4芯片,通过向进位链输入基准时钟周期范围内大量的随机脉冲,经统计处理得到每一级进位链单元的延迟时间。测试表明,延迟时间测量的分辨率为42.6ps。
关键词现场可编程门阵列 时间数字转换 码密度法 时间间隔测量 专用进位链
语种英语
文献类型期刊论文
条目标识符http://210.72.145.45/handle/361003/12252
专题中国科学院国家授时中心
作者单位1.中国科学院国家授时中心
2.中国科学院研究生院
第一作者单位中国科学院国家授时中心
推荐引用方式
GB/T 7714
蔡东东,何在民,刘正阳,等. 基于码密度法的FPGA进位链时延标定[J]. 时间频率学报,2019,42.0(003):240.
APA 蔡东东,何在民,刘正阳,樊战友,&武文俊.(2019).基于码密度法的FPGA进位链时延标定.时间频率学报,42.0(003),240.
MLA 蔡东东,et al."基于码密度法的FPGA进位链时延标定".时间频率学报 42.0.003(2019):240.
条目包含的文件
条目无相关文件。
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[蔡东东]的文章
[何在民]的文章
[刘正阳]的文章
百度学术
百度学术中相似的文章
[蔡东东]的文章
[何在民]的文章
[刘正阳]的文章
必应学术
必应学术中相似的文章
[蔡东东]的文章
[何在民]的文章
[刘正阳]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。