| 多优先级通用路由仲裁器的设计实现 |
| 周刚华; 邹德财; 卢晓春
|
| 2020
|
发表期刊 | 小型微型计算机系统
 |
ISSN | 1000-1220
|
卷号 | 41期号:3页码:593 |
摘要 | 随着芯片工艺的不断发展和多核技术的广泛应用,片上网络上实现路由功能的系统占比越来越高,为更好地处理片上路由系统中多路由多模块同时请求仲裁的情况,本文设计实现两种适用于大多数片上网络结构的多优先级通用仲裁器,通过改善仲裁器的结构,来优化仲裁器的各项性能指标. 仿真结果表明: 多优先级仲裁器与单优先级仲裁器相比在硬件资源占用、最大工作频率、最大输出时延等方面均得到一定程度的优化. |
关键词 | network on chip
route arbitrator
round robin
multiple priority
片上网络
路由仲裁器
可轮循
多优先级
|
语种 | 英语
|
文献类型 | 期刊论文
|
条目标识符 | http://210.72.145.45/handle/361003/9462
|
专题 | 导航与通信研究室
|
作者单位 | 中国科学院国家授时中心
|
第一作者单位 | 中国科学院国家授时中心
|
推荐引用方式 GB/T 7714 |
周刚华,邹德财,卢晓春. 多优先级通用路由仲裁器的设计实现[J]. 小型微型计算机系统,2020,41(3):593.
|
APA |
周刚华,邹德财,&卢晓春.(2020).多优先级通用路由仲裁器的设计实现.小型微型计算机系统,41(3),593.
|
MLA |
周刚华,et al."多优先级通用路由仲裁器的设计实现".小型微型计算机系统 41.3(2020):593.
|
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论