NTSC-IR  > 时间用户系统研究室
基于FPGA的数字匹配滤波器的实现
何在民; 胡永辉; 魏敬法; 蔡成林; 武建锋
2008
发表期刊时间频率学报
ISSN1674-0637
卷号v.31期号:2页码:114-120
摘要对数字匹配滤波器的原理和结构进行了简要的介绍,重点给出了在现场可编程门阵列(FPGA)中数字匹配滤波器倒置结构的硬件实现。通过对设计电路的实时仿真表明:该数字匹配滤波器具有捕获精度高、速度快的特点,可应用于其它扩频系统的数字接收机中。
部门归属时间用户系统研究室
关键词数字匹配滤波器 现场可编程门阵列(Fpga) 扩频接收机 倒置结构
语种中文
文献类型期刊论文
条目标识符http://210.72.145.45/handle/361003/2859
专题时间用户系统研究室
推荐引用方式
GB/T 7714
何在民,胡永辉,魏敬法,等. 基于FPGA的数字匹配滤波器的实现[J]. 时间频率学报,2008,v.31(2):114-120.
APA 何在民,胡永辉,魏敬法,蔡成林,&武建锋.(2008).基于FPGA的数字匹配滤波器的实现.时间频率学报,v.31(2),114-120.
MLA 何在民,et al."基于FPGA的数字匹配滤波器的实现".时间频率学报 v.31.2(2008):114-120.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
基于FPGA的数字匹配滤波器的实现.pd(581KB) 限制开放--请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[何在民]的文章
[胡永辉]的文章
[魏敬法]的文章
百度学术
百度学术中相似的文章
[何在民]的文章
[胡永辉]的文章
[魏敬法]的文章
必应学术
必应学术中相似的文章
[何在民]的文章
[胡永辉]的文章
[魏敬法]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。